专利摘要:
本申请实施例公开了一种上电时序控制电路和显示屏,其中,上电时序控制电路包括屏供电电路和上拉电压控制电路,其中,上拉电压控制电路包括开关电路:屏供电电路的输入端与主控系统相连,用于接收主控系统的控制信号,其中,主控系统的控制信号用于开启屏供电和开启开关电路;屏供电电路的输出端与上拉电压控制电路的输入端相连,用于将主控系统的控制信号传输给上拉电压控制电路,以在主控系统的控制信号开启屏供电电压时,通过开关电路开启屏上拉电压,以使屏供电电压和屏上拉电压同步上电。实现了屏供电电压和屏上拉电压同步上电。
公开号:CN214336293U
申请号:CN202022373676.9U
申请日:2020-10-22
公开日:2021-10-01
发明作者:陈伟东
申请人:Guangzhou Shiyuan Electronics Thecnology Co Ltd;Guangzhou Shirui Electronics Co Ltd;
IPC主号:G09G3-20
专利说明:
[n0001] 本申请实施例涉及电源控制技术,尤其涉及一种上电时序控制电路和显示屏。
[n0002] 在目前的许多设备中,其系统电路中不同负载所需的供电电源可能不尽相同,因此需要使用多路电源,以满足不同负载的用电需求。例如在显示器的显示过程中,通常需要使用V1和V2两路供电电源,其中,V1用来为屏供电, V2用来为屏上拉电阻供电。
[n0003] 而在相关技术中,使用系统供电给到屏作为上拉电阻的供电,但是,屏的供电是V1,V1的屏供电和V2的系统上电时序不同,这样就会存在因为上电不同步而导致的供电台阶问题,该问题通常会影响屏工作的稳定性。
[n0004] 本申请提供了一种上电时序控制电路和显示屏,以解决相关技术中系屏上电和屏上拉电阻上电不同步的问题。
[n0005] 本实用新型采用如下技术方案:
[n0006] 第一方面,本申请实施例提供了一种上电时序控制电路,该上电时序控制电路包括屏供电电路和上拉电压控制电路,其中,所述上拉电压控制电路包括开关电路:
[n0007] 所述屏供电电路的输入端与主控系统相连,用于接收所述主控系统的控制信号,其中所述主控系统的控制信号用于开启屏供电和开启所述开关电路;
[n0008] 所述屏供电电路的输出端与所述上拉电压控制电路的输入端相连,用于将所述主控系统的控制信号传输给所述上拉电压控制电路,以在所述主控系统的控制信号开启屏供电电压时,通过所述开关电路开启屏上拉电压,以使屏供电电压和屏上拉电压同步上电。
[n0009] 可选的,所述上拉电压控制电路中的开关电路包括MOS管QM1,所述MOS 管QM1的源极连接系统供电的输出端,所述MOS管QM1的漏极连接屏上拉电压端,所述MOS管QM1的栅极作为所述上拉电压控制电路的输入端与所述屏供电电路的输出端相连,用来接收所述主控系统的控制信号。
[n0010] 可选的,所述上拉电压控制电路中还包括电容CM1,所述电容CM1的一端与屏上拉电压端相连,所述电容CM1的另一端接地。
[n0011] 可选的,所述屏供电电路包括控制模块、开关模块和供电模块,其中:
[n0012] 所述控制模块的输入端为所述屏供电电路的输入端,与所述主控系统相连,用于接收所述主控系统的控制信号;
[n0013] 所述控制模块的输出端与所述开关模块的输入端相连,用于将所述主控系统的控制信号传输给所述开关模块;
[n0014] 所述开关模块的输出端与所述供电模块的输入端相连,用于通过所述主控系统的控制信号以及所述开关模块,开启所述屏供电电压;
[n0015] 所述供电模块用于根据所述开关模块开启所述屏供电电压的操作来开启屏供电。
[n0016] 可选的,所述控制模块包括电阻RM18、电阻RM19和三极管QM6,其中:
[n0017] 所述电阻RM18的第一端与所述主控系统相连,所述电阻RM18的第二端与所述电阻RM19的第一端相连,所述电阻RM19的第二端接地;
[n0018] 所述三极管QM6的基极与所述电阻RM19的第一端相连,所述三极管QM6 的集电极与所述开关模块的输入端相连,所述三极管QM6的发射极接地。
[n0019] 可选的,所述开关模块包括电阻RM15、电阻RM17、电容CM11和开关管 QM15,其中:
[n0020] 所述电阻RM15的第一端和所述电阻RM17的第一端相连,作为所述开关模块的输入端,所述电阻RM15的第二端与12V电压相连;
[n0021] 所述电阻RM17的第二端与所述电容CM11的第一端相连,所述电容CM11 的第二端与所述电阻RM15的第二端相连;
[n0022] 所述开关管QM15的源极与所述电阻RM15的第二端相连,所述开关管 QM15的漏极作为所述开关模块的输出端与所述供电模块的输入端相连,所述开关管QM15的栅极与所述电容CM11的第一端相连。
[n0023] 可选的,所述供电模块包括电容CM12和电阻RM16,其中:
[n0024] 所述电容CM12的第一端作为所述供电模块的输入端与所述电阻RM16的第一端相连,所述电阻RM16的第一端与所述上拉电压控制电路的输入端相连,所述电容CM12的第二端和所述电阻RM16的第二端接地,
[n0025] 可选的,所述开关管QM15为MOS型开关管。
[n0026] 可选的,所述屏供电电压为12V,上拉电阻供电电压为3.3V。
[n0027] 第二方面,本申请实施例提供了一种显示屏,该显示屏包括第一方面所述的上电时序控制电路。
[n0028] 本实用新型采用的技术方案中有如下有益效果:通过屏供电电路的输入端与主控系统相连,接收主控系统的控制信号,主控系统的控制信号用于开启屏供电和开启开关电路,屏供电电路的输出端与上拉电压控制电路的输入端相连,将主控系统的控制信号传输给上拉电压控制电路,以在主控系统的控制信号开启屏供电电压时,通过开关电路开启屏上拉电压,实现了屏供电电压和屏上拉电压同步上电,提高了显示屏工作的稳定性。
[n0029] 通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
[n0030] 图1是本申请实施例提供的一种上电时序控制电路的结构示意图;
[n0031] 图2是本申请实施例中适用的一种SOC系统电路的电路图;
[n0032] 图3是本申请实施例中适用的一种上电时序控制电路的电路图。
[n0033] 为了使本申请的目的、技术方案和优点更加清楚,下面结合附图对本申请具体实施例作进一步的详细描述。可以理解的是,此处所描述的具体实施例仅仅用于解释本申请,而非对本申请的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本申请相关的部分而非全部内容。在更加详细地讨论示例性实施例之前应当提到的是,一些示例性实施例被描述成作为流程图描绘的处理或方法。虽然流程图将各项操作(或步骤)描述成顺序的处理,但是其中的许多操作可以被并行地、并发地或者同时实施。此外,各项操作的顺序可以被重新安排。当其操作完成时所述处理可以被终止,但是还可以具有未包括在附图中的附加步骤。所述处理可以对应于方法、函数、规程、子例程、子程序等等。
[n0034] 图1给出了本申请实施例提供的一种上电时序控制电路的结构示意图。参考图1,该上电时序控制电路具体可以包括:屏供电电路11和上拉电压控制电路12,其中,上拉电压控制电路包括开关电路121。
[n0035] 其中,屏供电电路11的输入端与主控系统相连,用于接收主控系统的控制信号,其中,主控系统的控制信号用于开启屏供电和开启开关电路121;屏供电电路11的输出端与上拉电压控制电路12的输入端相连,用于将主控系统的控制信号传输给上拉电压控制电路12,以在主控系统的控制信号开启屏供电电压时,通过开关电路121开启屏上拉电压,以使屏供电电压和屏上拉电压同步上电。
[n0036] 具体的,相关技术中,系统供电直接给到屏作为屏上拉电阻的电压,其中,屏上拉电阻的电压可以称为屏上拉电压。系统供电可以通过SOC芯片系统提供,提供屏上拉电压,SOC芯片(System-on-a-Chip,系统芯片)是一种集成电路的芯片,可以有效地降低电子/信息系统产品的开发成本,缩短开发周期。
[n0037] 本申请实施例中,增加了开关电路,开关电路的开启信号为主控芯片的控制信号,可以用PANEL_PWEN_IC表示,该信号同时作为屏供电电路的打开信号;另外,主控系统可以是SOC系统。
[n0038] 当SOC打开屏供电时,系统供电电路输出给到屏上拉电压,从而实现屏公共点电压和屏上拉电压同步上电。可选的,屏供电电压为12V,上拉电阻供电电压为3.3V。
[n0039] 在一个具体的例子中,图2示出了一种SOC系统电路的电路图。其中,SOC 系统电路包括电源供电模块、电感LD507、电容CD555、电容CD556、电容 CD557、电容CD558、电容CD559、电容CD560和电容CD561。
[n0040] 具体的,电容CD555、电容CD556、电容CD557、电容CD558、电容CD559、电容CD560和电容CD561的第一端相连,与电感LD507的第一端相连,电容 CD555、电容CD556、电容CD557、电容CD558、电容CD559、电容CD560 和电容CD561的第二端接地。电感LD507的第二端与电源供电模块的输出端通过引脚LX4相连,两个引脚LX4为电源供电模块的引脚6和引脚7,电源供电模块用Buck4表示,其工作电压为3A。另外,电感LD507的第一端即为SOC 系统电路的输出端,用来输出3.3V的系统电压,来为屏上拉电阻供电。示例性的,3V3_M表示3.3V电压。
[n0041] 本申请实施例中,通过屏供电电路的输入端与主控系统相连,接收主控系统的控制信号,主控系统的控制信号用于开启屏供电和开启开关电路,屏供电电路的输出端与上拉电压控制电路的输入端相连,将主控系统的控制信号传输给上拉电压控制电路,以在主控系统的控制信号开启屏供电电压时,通过开关电路开启屏上拉电压,实现了屏供电电压和屏上拉电压同步上电,提高了显示屏工作的稳定性。
[n0042] 示例性的,图3示出了一种上电时序控制电路的电路图,参考图3,分别对上电时序控制电路的各个模块和元器件进行说明。
[n0043] 可选的,上拉电压控制电路12中的开关电路121包括MOS管QM1,MOS 管QM1的源极连接系统供电的输出端,MOS管QM1的漏极连接屏上拉电压端, MOS管QM1的栅极作为上拉电压控制电路12的输入端与屏供电电路11的输出端相连,用来接收主控系统的控制信号,以在屏供电打开时也开启屏上拉电压。
[n0044] 可选的,上拉电压控制电路12中还包括电容CM1,电容CM1的一端与屏上拉电压端相连,电容CM1的另一端接地。以使上拉电压更稳定。
[n0045] 可选的,屏供电电路11包括控制模块111、开关模块112和供电模块113,其中:控制模块111的输入端为屏供电电路11的输入端,与主控系统相连,用于接收主控系统的控制信号;控制模块111的输出端与开关模块112的输入端相连,用于将主控系统的控制信号传输给开关模块112;开关模块112的输出端与供电模块113的输入端相连,用于通过主控系统113的控制信号以及开关模块112,开启屏供电电压;供电模块113用于根据开关模块112开启屏供电电压的操作来开启屏供电。以使屏供电电压和屏上拉电压同步上电。
[n0046] 可选的,控制模块111包括电阻RM18、电阻RM19和三极管QM6,其中:电阻RM18的第一端与主控系统相连,电阻RM18的第二端与电阻RM19的第一端相连,电阻RM19的第二端接地;三极管QM6的基极与电阻RM19的第一端相连,三极管QM6的集电极与开关模块112的输入端相连,三极管QM6 的发射极接地。以通过三极管QM6起到控制屏供电电压开启的作用。
[n0047] 可选的,开关模块112包括电阻RM15、电阻RM17、电容CM11和开关管 QM15,其中:电阻RM15的第一端和电阻RM17的第一端相连,作为开关模块的输入端,电阻RM15的第二端与12V电压相连;电阻RM17的第二端与电容CM11的第一端相连,电容CM11的第二端与电阻RM15的第二端相连;开关管QM15的源极与电阻RM15的第二端相连,开关管QM15的漏极作为开关模块的输出端与供电模块113的输入端相连,开关管QM15的栅极与电容CM11 的第一端相连。用于实现控制信号的传输。在一个具体例子中,开关管QM15 为MOS型开关管。
[n0048] 可选的,供电模块113包括电容CM12和电阻RM16,其中:电容CM12 的第一端作为供电模块113的输入端与电阻RM16的第一端相连,电阻RM16 的第一端与上拉电压控制电路12的输入端相连,电容CM12的第二端和电阻 RM16的第二端接地。例如,VCC_PANEL表示屏供电电压。通过控制信号控制屏供电电压和屏上拉电压同步上电。
[n0049] 另外,为了提高本申请实施例的可实施性,各个元器件的可选型号和可选取值可参考图2-图3,对于未示出的型号或可选取值则不进行限定,可根据实际需求进行选取。第二方面,本申请实施例提供了一种显示屏,该显示屏包括本申请实施例中的上电时序控制电路。这样,应用本申请实施例中的上电时序控制电路来调节显示屏供电和屏上拉电压供电的时序,提高了显示屏工作的稳定性。
[n0050] 注意,上述仅为本申请的较佳实施例及所运用技术原理。本领域技术人员会理解,本申请不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本申请的保护范围。因此,虽然通过以上实施例对本申请进行了较为详细的说明,但是本申请不仅仅限于以上实施例,在不脱离本申请构思的情况下,还可以包括更多其他等效实施例,而本申请的范围由所附的权利要求范围决定。
权利要求:
Claims (10)
[0001] 1.一种上电时序控制电路,其特征在于,包括屏供电电路和上拉电压控制电路,其中,所述上拉电压控制电路包括开关电路:
所述屏供电电路的输入端与主控系统相连,用于接收所述主控系统的控制信号,其中所述主控系统的控制信号用于开启屏供电和开启所述开关电路;
所述屏供电电路的输出端与所述上拉电压控制电路的输入端相连,用于将所述主控系统的控制信号传输给所述上拉电压控制电路,以在所述主控系统的控制信号开启屏供电电压时,通过所述开关电路开启屏上拉电压,以使屏供电电压和屏上拉电压同步上电。
[0002] 2.根据权利要求1所述的上电时序控制电路,其特征在于,所述上拉电压控制电路中的开关电路包括MOS管QM1,所述MOS管QM1的源极连接系统供电的输出端,所述MOS管QM1的漏极连接屏上拉电压端,所述MOS管QM1的栅极作为所述上拉电压控制电路的输入端与所述屏供电电路的输出端相连,用来接收所述主控系统的控制信号。
[0003] 3.根据权利要求2所述的上电时序控制电路,其特征在于,所述上拉电压控制电路中还包括电容CM1,所述电容CM1的一端与屏上拉电压端相连,所述电容CM1的另一端接地。
[0004] 4.根据权利要求1所述的上电时序控制电路,其特征在于,所述屏供电电路包括控制模块、开关模块和供电模块,其中:
所述控制模块的输入端为所述屏供电电路的输入端,与所述主控系统相连,用于接收所述主控系统的控制信号;
所述控制模块的输出端与所述开关模块的输入端相连,用于将所述主控系统的控制信号传输给所述开关模块;
所述开关模块的输出端与所述供电模块的输入端相连,用于通过所述主控系统的控制信号以及所述开关模块,开启所述屏供电电压;
所述供电模块用于根据所述开关模块开启所述屏供电电压的操作来开启屏供电。
[0005] 5.根据权利要求4所述的上电时序控制电路,其特征在于,所述控制模块包括电阻RM18、电阻RM19和三极管QM6,其中:
所述电阻RM18的第一端与所述主控系统相连,所述电阻RM18的第二端与所述电阻RM19的第一端相连,所述电阻RM19的第二端接地;
所述三极管QM6的基极与所述电阻RM19的第一端相连,所述三极管QM6的集电极与所述开关模块的输入端相连,所述三极管QM6的发射极接地。
[0006] 6.根据权利要求4所述的上电时序控制电路,其特征在于,所述开关模块包括电阻RM15、电阻RM17、电容CM11和开关管QM15,其中:
所述电阻RM15的第一端和所述电阻RM17的第一端相连,作为所述开关模块的输入端,所述电阻RM15的第二端与12V电压相连;
所述电阻RM17的第二端与所述电容CM11的第一端相连,所述电容CM11的第二端与所述电阻RM15的第二端相连;
所述开关管QM15的源极与所述电阻RM15的第二端相连,所述开关管QM15的漏极作为所述开关模块的输出端与所述供电模块的输入端相连,所述开关管QM15的栅极与所述电容CM11的第一端相连。
[0007] 7.根据权利要求4所述的上电时序控制电路,其特征在于,所述供电模块包括电容CM12和电阻RM16,其中:
所述电容CM12的第一端作为所述供电模块的输入端与所述电阻RM16的第一端相连,所述电阻RM16的第一端与所述上拉电压控制电路的输入端相连,所述电容CM12的第二端和所述电阻RM16的第二端接地。
[0008] 8.根据权利要求6所述的上电时序控制电路,其特征在于,所述开关管QM15为MOS型开关管。
[0009] 9.根据权利要求1所述的上电时序控制电路,其特征在于,所述屏供电电压为12V,上拉电阻供电电压为3.3V。
[0010] 10.一种显示屏,其特征在于,包括如权利要求1-9任一项所述的上电时序控制电路。
类似技术:
公开号 | 公开日 | 专利标题
CN203800810U|2014-08-27|电压调节装置、电压调节器和包括电压调节装置或电压调节器的系统
CN101425986B|2013-03-27|能够在单端传输与差分传输之间转换的接口电路
US5521531A|1996-05-28|CMOS bidirectional transceiver/translator operating between two power supplies of different voltages
US8050061B2|2011-11-01|Control circuit for switching power supply
KR100394841B1|2003-08-19|데이터 래치 회로와 그 구동 방법
CN107257236B|2021-02-09|用于电压电平转换的装置、系统和方法
US6650172B1|2003-11-18|Boost circuit with sequentially delayed activation of pump circuit stages
US5646553A|1997-07-08|Driver for tri-state bus
CN202190258U|2012-04-11|上电时序控制电路
EP1331736A1|2003-07-30|Flip-flop with reduced leakage current
TW201041301A|2010-11-16|Cascoded level shifter protection
US11114004B2|2021-09-07|Gate driving unit, driving method thereof, gate driving circuit and display device
CN101894011B|2013-07-24|暂存器、集成电路以及暂存一输入端的状态的方法
CN214336293U|2021-10-01|上电时序控制电路和显示屏
JPH09107274A|1997-04-22|低電力フリップフロップ
US6617916B1|2003-09-09|Semiconductor integrated circuit
CN101339338B|2011-05-18|电荷共享模式的液晶显示器、源驱动装置及电荷共享方法
US5894241A|1999-04-13|Bootstrap augmentation circuit and method
CN105161133A|2015-12-16|移位暂存器及其输出信号下拉方法
KR950010952B1|1995-09-26|직렬 통신포트와 광 통신포트의 절환 제어장치 및 그의 구동방법
US8484492B2|2013-07-09|Electronic device and power control module for controlling a starting process of the electronic device utilizing a delay latch circuit and an inverse logic unit
CN108804368A|2018-11-13|能够连接到串行外围接口总线的缓冲器级设备
CN112015114B|2021-11-19|一种多路电源时序自动控制电路
EP0808022B1|2003-10-01|Latch circuit operating in synchronization with clock signals
CN210534769U|2020-05-15|一种ocp网卡热插拔装置
同族专利:
公开号 | 公开日
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
法律状态:
2021-10-01| GR01| Patent grant|
2021-10-01| GR01| Patent grant|
优先权:
申请号 | 申请日 | 专利标题
CN202022373676.9U|CN214336293U|2020-10-22|2020-10-22|上电时序控制电路和显示屏|CN202022373676.9U| CN214336293U|2020-10-22|2020-10-22|上电时序控制电路和显示屏|
[返回顶部]